Datasheet texas instruments cd4046be

Datasheets

Data sheet acquired from Harris SemiconductorSCHS043B – Revised July 2003 The CD4046B types are supplied in 16-leadhermetic dual-in-line ceramic packages (F3Asuffix), 16-lead dual-in-line plastic packages (Esuffix), 16-lead small-outline packages (NSRsuffix), and 16-lead thin shrink small-outlinepackages (PW and PWR suffixes). Copyright пЈ 2003, Texas Instruments Incorporated PACKAGE OPTION ADDENDUM www.ti.com 15-Apr-2017 PACKAGING INFORMATIONOrderable Device Status(1) Package Type Package Pins PackageDrawingQty Eco Plan Lead/Ball Finish MSL Peak Temp (2) (6) (3) Op Temp (В°C) Device Marking(4/5) 5962-9466401MEA ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 5962-9466401MEACD4046BF3A CD4046BE ACTIVE PDIP N 16 25 Pb-Free(RoHS) CU NIPDAU N / A for Pkg Type -55 to 125 CD4046BE CD4046BEE4 ACTIVE PDIP N 16 25 Pb-Free(RoHS) CU NIPDAU N / A for Pkg Type -55 to 125 CD4046BE CD4046BF ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 CD4046BF CD4046BF3A ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 5962-9466401MEACD4046BF3A CD4046BNSR ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BNSRE4 ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BNSRG4 ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BPW ACTIVE TSSOP PW 16 90 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CM046B CD4046BPWG4 ACTIVE TSSOP PW 16 90 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CM046B CD4046BPWR ACTIVE TSSOP PW 16 2000 Green (RoHS …

Application Notes

  • CMOS Phase-Locked-Loop Applications (Rev. B)

    PDF, 687 Кб, Версия: B, Файл опубликован: 19 сен 2002Applications of the HC/HCT4046A phase-locked loop (PLL) and HC/HCT7046A PLL with lock detection are provided including design examples with calculated and measured results. Features of these devices relative to phase comparators lock indicators voltage-controlled oscillators (VCOs) and filter design are presented.

  • Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency

    PDF, 860 Кб, Файл опубликован: 31 мар 2008Generating a high-frequency system clock Fs (128fs to 768fs) from a low-frequency sampling clock fs (10 kHz to 200 kHz) is challenging, while attempting to maintain low phase jitter. A traditional phase-lock loop (PLL) can do the frequency translation, but the added phase jitter prevents the generated system clock signal from effectively driving high-performance audio data converters. This applica

  • Selecting the Right Texas Instruments Signal Switch

    PDF, 769 Кб, Файл опубликован: 7 сен 2001Texas Instruments offers a wide variety of electronic switches (digital analog bilateral bilateral analog) in a variety of families including CBT CBTLV HC LV and LVC. Depending on the application the right solution may be an analog switch that passes digital signals or vice versa. This application report summarizes the various switching technologies and provides considerations for choosi

  • SN54/74HCT CMOS Logic Family Applications and Restrictions

    PDF, 102 Кб, Файл опубликован: 1 май 1996The TI SN54/74HCT family of CMOS devices is a subgroup of the SN74HC series with the HCT circuitry modified to meet the interfacing requirements of TTL outputs to high-speed CMOS inputs. The HCT devices can be driven by the TTL circuits directly without additional components. This document describes the TTL/HC interface the operating voltages circuit noise and power consumption. A Bergeron anal

Datasheets

Data sheet acquired from Harris SemiconductorSCHS043B – Revised July 2003 The CD4046B types are supplied in 16-leadhermetic dual-in-line ceramic packages (F3Asuffix), 16-lead dual-in-line plastic packages (Esuffix), 16-lead small-outline packages (NSRsuffix), and 16-lead thin shrink small-outlinepackages (PW and PWR suffixes). Copyright пЈ 2003, Texas Instruments Incorporated PACKAGE OPTION ADDENDUM www.ti.com 15-Apr-2017 PACKAGING INFORMATIONOrderable Device Status(1) Package Type Package Pins PackageDrawingQty Eco Plan Lead/Ball Finish MSL Peak Temp (2) (6) (3) Op Temp (В°C) Device Marking(4/5) 5962-9466401MEA ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 5962-9466401MEACD4046BF3A CD4046BE ACTIVE PDIP N 16 25 Pb-Free(RoHS) CU NIPDAU N / A for Pkg Type -55 to 125 CD4046BE CD4046BEE4 ACTIVE PDIP N 16 25 Pb-Free(RoHS) CU NIPDAU N / A for Pkg Type -55 to 125 CD4046BE CD4046BF ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 CD4046BF CD4046BF3A ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 5962-9466401MEACD4046BF3A CD4046BNSR ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BNSRE4 ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BNSRG4 ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BPW ACTIVE TSSOP PW 16 90 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CM046B CD4046BPWG4 ACTIVE TSSOP PW 16 90 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CM046B CD4046BPWR ACTIVE TSSOP PW 16 2000 Green (RoHS …

Параметры

Parameters / Models CD74HC4046AE CD74HC4046AEE4 CD74HC4046AM CD74HC4046AM96 CD74HC4046AM96E4 CD74HC4046AM96G4 CD74HC4046AMG4 CD74HC4046AMT CD74HC4046AMTE4 CD74HC4046ANSR CD74HC4046ANSRE4 CD74HC4046APWR CD74HC4046APWRE4 CD74HC4046APWRG4 CD74HC4046APWT
Bits 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
F @ Nom Voltage(Max), Mhz 70 70 70 70 70 70 70 70 70 70 70 70 70 70 70
ICC @ Nom Voltage(Max), мА 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08 0.08
Рабочий диапазон температур, C от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125 от -55 до 125
Output Drive (IOL/IOH)(Max), мА 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2 5.2/-5.2
Package Group PDIP PDIP SOIC SOIC SOIC SOIC SOIC SOIC SOIC SO SO TSSOP TSSOP TSSOP TSSOP
Package Size: mm2:W x L, PKG See datasheet (PDIP) See datasheet (PDIP) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SO: 80 mm2: 7.8 x 10.2(SO) 16SO: 80 mm2: 7.8 x 10.2(SO) 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) 16TSSOP: 32 mm2: 6.4 x 5(TSSOP)
Rating Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog Catalog
Technology Family HC HC HC HC HC HC HC HC HC HC HC HC HC HC HC
VCC(Max), В 6 6 6 6 6 6 6 6 6 6 6 6 6 6 6
VCC(Min), В 2 2 2 2 2 2 2 2 2 2 2 2 2 2 2
Voltage(Nom), В 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5 3.3,5
tpd @ Nom Voltage(Max), нс 64 64 64 64 64 64 64 64 64 64 64 64 64 64 64

Datasheets

Data sheet acquired from Harris SemiconductorSCHS043B – Revised July 2003 The CD4046B types are supplied in 16-leadhermetic dual-in-line ceramic packages (F3Asuffix), 16-lead dual-in-line plastic packages (Esuffix), 16-lead small-outline packages (NSRsuffix), and 16-lead thin shrink small-outlinepackages (PW and PWR suffixes). Copyright пЈ 2003, Texas Instruments Incorporated PACKAGE OPTION ADDENDUM www.ti.com 15-Apr-2017 PACKAGING INFORMATIONOrderable Device Status(1) Package Type Package Pins PackageDrawingQty Eco Plan Lead/Ball Finish MSL Peak Temp (2) (6) (3) Op Temp (В°C) Device Marking(4/5) 5962-9466401MEA ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 5962-9466401MEACD4046BF3A CD4046BE ACTIVE PDIP N 16 25 Pb-Free(RoHS) CU NIPDAU N / A for Pkg Type -55 to 125 CD4046BE CD4046BEE4 ACTIVE PDIP N 16 25 Pb-Free(RoHS) CU NIPDAU N / A for Pkg Type -55 to 125 CD4046BE CD4046BF ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 CD4046BF CD4046BF3A ACTIVE CDIP J 16 1 TBD A42 N / A for Pkg Type -55 to 125 5962-9466401MEACD4046BF3A CD4046BNSR ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BNSRE4 ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BNSRG4 ACTIVE SO NS 16 2000 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CD4046B CD4046BPW ACTIVE TSSOP PW 16 90 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CM046B CD4046BPWG4 ACTIVE TSSOP PW 16 90 Green (RoHS& no Sb/Br) CU NIPDAU Level-1-260C-UNLIM -55 to 125 CM046B CD4046BPWR ACTIVE TSSOP PW 16 2000 Green (RoHS …

Как это работает

Блок-схема генератора представлена на Рисунке 1. Генератор собран по классической схеме с использованием одного из элементов микросхемы CD4093BE, представляющей собой сборку из четырех двухвходовых элементов «И-НЕ». Отличие данной микросхемы от аналогичной по логическому функционалу микросхемы CD4011BE заключается в том, что каждый вход является триггером Шмитта, позволяющим работать с медленно изменяющимся входным сигналом.

Рисунок 1. Блок-схема генератора с оптической ОС.

Оптическая обратная связь осуществляется с выхода генератора (точка «b») через светодиод VD2 и цифровой фотоприемник DD2, выполненный на микросхеме ТSOP4838, выход которого подсоединен к свободному входу элемента DD1. При разорванной оптической связи, например, при наличии непрозрачного препятствия между VD2 и DD2, в точке «с» присутствует логическая «1», что позволяет генератору на DD1 формировать импульсную последовательность, частота которой определяется резистором R2, а длительность положительного импульса – резистором R1.

Это состояние иллюстрируется Рисунком 2.1.

Рисунок 2. Оптическая обратная связь: 2.1 – разомкнута, 2.2 – замкнута.

При возникновении оптической обратной связи напряжение в точке «с» уменьшается до нуля, что принудительно поддерживает высокий потенциал в точке «b». Такое состояние продолжается до тех пор, пока внутренние временные ограничения микросхемы DD2 вновь не установят на выходе логическую единицу.

Конденсатор С1 за время принудительной остановки генератора заряжается до напряжения питания и разряжается до нижнего порога триггера Шмитта существенно дольше, что объективно снижает частоту генератора. Это отражено на Рисунке 2.2.

В граничных условиях при недостаточной освещенности фотоприемника TSOP сигнал на его выходе носит случайный характер по частоте возникновения, длительности импульса и его задержке относительно фронта возбуждающего светового импульса. При приеме цифровых сигналов это приводит к ошибке принятого кода; при приеме управляющего импульса в устройствах охранной автоматики – к ошибкам срабатывания сигнализации. Эти недостатки присутствуют и в рассматриваемом генераторе. На Рисунке 3.1 представлен случай недостаточной освещенности фотоприёмника DD2. Выходной импульс в точке «с» короче возбуждающего импульса и сдвинут относительно его фронта на случайную величину.

Рисунок 3. Выходной сигнал фотоприемника DD2: 3.1 – при недостаточной освещенности,
3.2 – при достаточной освещенности.

На Рисунке 3.2 показана осциллограмма стационарного процесса, когда освещенность фотоприемника DD2 достаточна и фронт выходного импульса сдвинут относительно фронта возбуждающего импульса на фиксированную величину, равную примерно 380 мкс. Этот факт дает возможность построения импульсного дискриминатора для фиксации факта корректной работы фотоприемника. Справедливости ради нужно отметить, что для случая, показанного на Рисунке 3.2, в эти 380 мкс входит еще время включения генератора несущей частоты, составляющее в самом худшем случае половину периода несущей частоты 38 кГц, то есть примерно 13 мкс.

Корпус / Упаковка / Маркировка

CD74HC4046AE CD74HC4046AEE4 CD74HC4046AM CD74HC4046AM96 CD74HC4046AM96E4 CD74HC4046AM96G4 CD74HC4046AMG4 CD74HC4046AMT CD74HC4046AMTE4 CD74HC4046ANSR CD74HC4046ANSRE4 CD74HC4046APWR CD74HC4046APWRE4 CD74HC4046APWRG4 CD74HC4046APWT
Pin 16 16 16 16 16 16 16 16 16 16 16 16 16 16 16
Package Type N N D D D D D D D NS NS PW PW PW PW
Industry STD Term PDIP PDIP SOIC SOIC SOIC SOIC SOIC SOIC SOIC SOP SOP TSSOP TSSOP TSSOP TSSOP
JEDEC Code R-PDIP-T R-PDIP-T R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G R-PDSO-G
Package QTY 25 25 40 2500 2500 2500 40 250 250 2000 2000 2000 2000 2000 250
Carrier TUBE TUBE TUBE LARGE T&R LARGE T&R LARGE T&R TUBE SMALL T&R SMALL T&R LARGE T&R LARGE T&R LARGE T&R LARGE T&R LARGE T&R SMALL T&R
Маркировка CD74HC4046AE CD74HC4046AE HC4046AM HC4046AM HC4046AM HC4046AM HC4046AM HC4046AM HC4046AM HC4046AM HC4046AM HJ4046A HJ4046A HJ4046A HJ4046A
Width (мм) 6.35 6.35 3.91 3.91 3.91 3.91 3.91 3.91 3.91 5.3 5.3 4.4 4.4 4.4 4.4
Length (мм) 19.3 19.3 9.9 9.9 9.9 9.9 9.9 9.9 9.9 10.3 10.3 5 5 5 5
Thickness (мм) 3.9 3.9 1.58 1.58 1.58 1.58 1.58 1.58 1.58 1.95 1.95 1 1 1 1
Pitch (мм) 2.54 2.54 1.27 1.27 1.27 1.27 1.27 1.27 1.27 1.27 1.27 .65 .65 .65 .65
Max Height (мм) 5.08 5.08 1.75 1.75 1.75 1.75 1.75 1.75 1.75 2 2 1.2 1.2 1.2 1.2
Mechanical Data

Статус

CD74HC4046AE CD74HC4046AEE4 CD74HC4046AM CD74HC4046AM96 CD74HC4046AM96E4 CD74HC4046AM96G4 CD74HC4046AMG4 CD74HC4046AMT CD74HC4046AMTE4 CD74HC4046ANSR CD74HC4046ANSRE4 CD74HC4046APWR CD74HC4046APWRE4 CD74HC4046APWRG4 CD74HC4046APWT
Статус продукта В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве В производстве
Доступность образцов у производителя Нет Да Нет Да Нет Нет Нет Нет Нет Нет Да Нет Нет Нет Нет
Оцените статью
Рейтинг автора
5
Материал подготовил
Илья Коршунов
Наш эксперт
Написано статей
134
Добавить комментарий